基于硬件描述语言的游程编码电路设计与实现开题报告

 2022-10-10 07:39:39

1. 研究目的与意义

背景:在当今信息时代,人们越来越依赖于使用计算机来获取和处理信息。

而多媒体计算机系统面临着是如何将数据进行数字化的吞吐、存储和传输问题。

数字化了的视频和音频信号的数量十分巨大,且与硬件技术所能提供的计算机存储资源和网络带宽之间存在很大的差距。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 课题关键问题和重难点

问题:1.游程编码的运行方式和功能原理。

2.用Verilog HDL语言对游程编码电路系统的编写。

3.电路模块的划分。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 国内外研究现状(文献综述)

在当今大数据时代,我们的数据量有时候往往是非常庞大的,需要耗费非常多的内存来存储它们,同时读取速度也相对减慢了。

所以开发人员们常常会对数据进行压缩编码存储,等到要用到这个数据的时候再将其解压显示就好了,这样不仅可以节约大量的存储空间,而且能够节省系统读取和反应的时间。

数据压缩编码有很多方法,包括链式编码、行程编码(游程编码)、块式编码和四叉树编码。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

4. 研究方案

本课题是实现游程编码的电路设计,采用自上而下的顶层设计方法,首先用Verilog HDL语言描述各模块功能(包括输入存储模块、游程编码编码模块、输出显示模块),并用FPGA对各模块进行仿真测试;然后搭建整个编码电路,搭建测试电路对整个电路进程仿真;最后将电路生成版图,并进行模拟验证。

图4.1 游程编码电路示意图

5. 工作计划

第1周:1.找文献了解熟悉游程编码的功能和实现方式2.翻译外文3.学会软件的使用第2周:1.撰写开题报告并仔细修改2.规划好设计路线第3周:电路系统的总体设计和规划第4周:电路模块的分类、功能设计、端口分配第5周:1.各模块的FPGA电路仿真,并对仿真结果进行分析,并解决可能出现的问题2.完成最终电路设计第6周:1.系统电路仿真与调试2.对仿真结果分析,并结局出现的问题第7周:芯片电路模块的进行划分,定义各模块功能,配置好端口第8周:芯片电路模块的仿真 第9周:芯片电路的版图设计 第10周: 芯片电路的模拟与验证 第11周: 1.规整毕设资料,初步撰写论文2.对论文查重,并修改完善论文第12周: 提交论文第13周: 准备答辩第14周: 毕设结束工作

剩余内容已隐藏,您需要先支付 1元 才能查看该篇文章全部内容!立即支付

以上是毕业论文开题报告,课题毕业论文、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。